Xilinx FPGA开发实用教程第2版 pdf高清完整版 最新更新|软件分类|软件专题|手机版|论坛转贴|软件发布
您当前所在位置:首页教程下载程序开发 → Xilinx FPGA开发实用教程第2版 pdf高清完整版

Xilinx FPGA开发实用教程第2版 pdf高清完整版

xilinx fpga教程pdf下载| Xilinx FPGA开发实用教程第2版 版本
  • 软件大小:49.5M
  • 软件语言:中文
  • 软件类型:国产软件
  • 软件授权:免费软件
  • 更新时间:2018-12-05 10:33
  • 软件类别:程序开发
  • 应用平台:WinXP, Win7, Win8, Win10
  • 软件厂商:
  • 软件官网:
软件评分4星
网友评分:8
软件介绍人气软件精品推荐相关文章网友评论下载地址小编为您推荐: xilinxfpga 编程书籍 电子书
Xilinx FPGA开发实用教程第2版这本电子书是专为学习编程开发的朋友所打造的入门必看书籍哦!由著名田耘/徐文波两位作家编著,内容知识丰富详解,就算你是计算机小白,也能快速看懂入门!如果你正在学习开发知识,不妨来IT猫扑下载哦!

书籍介绍

《Xilinx FPGA开发实用教程(第2版)》主要讲述了Xilinx FPGA的必备知识,包括FPGA基础知识、Verilog HDL语言基础、基于Xilinx芯片的HDL语言高级进阶、ISE开发环境使用指南、FPGA配置电路及软件操作、基于FPGA的数字信号处理技术、基于System Generator的DSP系统开发技术、基于FPGA的可编程嵌入式开发技术、基于FPGA的高速数据连接技术以及时序分析原理和时序分析器的使用等10章内容,各章均以实例为基础,涵盖了FPGA开发的主要方面。Xilinx FPGA开发实用教程第2版

Xilinx FPGA开发实用教程第2版电子版目录

第1章Xilinx器件概述1.1可编程逻辑器件基础1.1.1可编程逻辑器件的基本情况1.1.2可编程逻辑器件的发展历史1.1.3PLD开发工具1.1.4典型FPGA开发流程1.2Xilinx FPGA芯片1.2.1FPGA的工作原理1.2.2Xilinx FPGA芯片结构1.2.3软核、硬核及固核1.2.4Xilinx主流FPGA1.3Xilinx软件工具1.3.1ISE Foundation软件1.3.2EDK开发工具1.3.3System Generator DSP工具1.3.4ChipScope Pro1.3.5PlanAhead1.4本书案例验证平台——S6 CARD开发板1.4.1S6 CARD开发板的组成与功能1.4.2S6 CARD板卡引脚约束说明本章小结第2章Verilog HDL开发基础与进阶2.1Verilog HDL语言2.1.1Verilog HDL语言的历史2.1.2Verilog HDL的主要功能2.1.3Verilog HDL和VHDL的区别2.1.4Verilog HDL设计方法2.2Verilog HDL基本程序结构2.3Verilog HDL语言的数据类型和运算符2.3.1标志符2.3.2数据类型2.3.3模块端口2.3.4常量集合2.3.5运算符和表达式2.4Verilog HDL语言的描述语句2.4.1结构描述形式2.4.2数据流描述形式2.4.3行为描述形式2.4.4混合设计模式2.5Verilog HDL建模与调试技巧2.5.1双向端口的使用和仿真2.5.2阻塞赋值与非阻塞赋值2.5.3输入值不确定的组合逻辑电路2.5.4数学运算中的扩位与截位操作2.5.5利用块RAM来实现数据延迟2.5.6测试向量的生成2.6Verilog HDL常用程序示例2.6.1数字电路中基本单元的FPGA实现2.6.2基本时序处理模块2.7Xilinx器件原语的使用本章小结第3章Xilinx FPGA电路原理与系统设计3.1FPGA配置电路3.1.1Xilinx FPGA配置电路3.1.2Xilinx FPGA常用的配置引脚3.1.3Xilinx FPGA配置电路分类3.2JTAG电路的原理与设计3.2.1JTAG电路的工作原理3.2.2Xilinx JTAG下载线3.3FPGA的常用配置电路3.3.1主串模式——最常用的FPGA配置模式3.3.2SPI串行Flash配置模式3.3.3从串配置模式3.3.4主字节宽度并行配置模式3.3.5JTAG配置模式3.3.6System ACE配置方案3.4iMPACT软件使用3.4.1iMPACT软件3.4.2iMPACT中的JTAG配置操作3.4.3iMPACT中的Xilinx PROM配置操作3.4.4iMPACT中的SPI Flash配置操作3.4.5FPGA配置失败的常见问题3.5从配置PROM中读取用户数据3.5.1从PROM中引导数据3.5.2硬件电路设计方法3.5.3软件操作流程本章小结第4章基于ISE Foundation的逻辑设计4.1ISE套件4.1.1ISE的特点4.1.2ISE的功能4.1.3ISE的安装4.1.4ISE的用户界面4.2基于ISE的设计输入4.2.1新建工程4.2.2代码输入4.2.3代码模板的使用4.2.4Xilinx IP Core的原理与应用4.3ISE基本操作4.3.1基于Xilinx XST的综合4.3.2基于ISim的仿真4.3.3基于ISE的实现4.3.4基于目标和策略的设计方法4.3.5基于SmartGuide的设计方法4.3.6比特文件的生成4.3.7基于IMPACT的芯片配置4.3.8功耗分析以及XPower的使用4.4约束4.4.1约束文件4.4.2UCF文件的语法说明4.4.3引脚和区域约束语法4.4.4时序约束语法4.5调试利器——ChipScope Pro4.5.1ChipScope Pro工作原理4.5.2ChipScope Pro操作流程4.5.3ChipScope Pro开发实例4.6ISE与第三方EDA软件4.6.1ModelSim软件的使用4.6.2ModelSim和ISE的联合开发流程4.6.3MATLAB软件的使用4.6.4ISE与MATLAB的联合使用4.6.5MATLAB、ModelSim和ISE联合开发实例本章小结第5章时序分析5.1时序分析的作用和原理5.1.1时序分析的作用5.1.2静态时序分析原理5.1.3时序分析的基础知识5.2Xilinx FPGA中的时钟资源5.2.1全局时钟资源5.2.2第二全局时钟资源5.3ISE时序分析器5.3.1时序分析器的特点5.3.2时序分析器的文件类型5.3.3时序分析器的调用与用户界面5.3.4提高时序性能的手段本章小结第6章逻辑开发专题6.1Verilog HDL设计进阶6.1.1面向硬件的程序设计思维6.1.2“面积”和“速度”的转换原则6.1.3同步电路的设计原则6.2Xilinx FPGA芯片底层单元的使用6.2.1Xilinx全局时钟网络的使用6.2.2CMT时钟管理模块的使用6.2.3Xilinx内嵌块存储器的使用6.2.4硬核乘加器的使用6.3代码风格6.3.1代码风格的含义6.3.2代码书写风格6.3.3通用设计代码风格6.3.4Xilinx专用设计代码风格6.4UART接口开发实例6.4.1串口接口与RS232协议6.4.2串口通信控制器的Verilog HDL实现6.4.3RS232设计板级调试本章小结第7章基于EDK的嵌入式系统设计7.1可配置嵌入式系统(EDK)7.1.1基于FPGA的可编程嵌入式开发系统7.1.2Xilinx公司的解决方案7.2Xilinx嵌入式开发系统组成7.2.1片内微处理器软核MicroBlaze7.2.2PLB总线系统结构7.2.3IP核以及设备驱动7.3EDK软件7.3.1EDK设计的实现流程7.3.2EDK的文件管理架构7.4XPS软件典型操作7.4.1XPS的启动7.4.2利用BSB创建新工程7.4.3XPS的用户界面7.4.4XPS的目录结构与硬件平台7.4.5在XPS加入IP Core7.4.6XPS工程的综合与实现7.5SDK软件典型操作7.5.1SDK的用户界面7.5.2SDK的典型操作7.5.3IP外设的API函数查阅和使用方法7.5.4GPIO外设开发实例7.5.5其他外设开发实例本章小结第8章基于System Generator的DSP系统设计8.1System Generator的特点与安装8.1.1System Generator的主要特点8.1.2System Generator的安装和配置8.2System Generator的使用基础8.2.1System Generator开发流程8.2.2Simulink的应用8.3基于System Generator的DSP系统设计8.3.1System Generator的应用8.3.2System Generator中的信号类型8.3.3自动代码生成8.3.4编译MATLAB设计生成FPGA代码8.3.5子系统的建立与ISE调用8.4基于System Generator的硬件协仿真8.4.1硬件协仿真平台的特点与平台安装8.4.2硬件协仿真的基本操作8.4.3共享存储器的操作8.5System Generator的高级应用8.5.1导入外部的HDL程序模块8.5.2设计在线调试8.5.3系统中的多时钟设计8.5.4FPGA设计的高级技巧本章小结第9章数字信号处理专题9.1数字信号9.1.1数字信号的产生9.1.2采样定理9.1.3数字系统的主要性能指标9.1.4A/D转换的字长效应9.2常用DSP IP Core及其应用9.2.1DDS模块IP Core的应用9.2.2FFT算法IP Core的应用9.2.3Cordic算法IP Core的应用9.2.4FIR滤波器IP Core的应用9.3多速率滤波器的FPGA实现9.3.1多速率信号处理的意义9.3.2多速率信号滤波器的基本操作9.3.3CIC滤波器的FPGA实现9.3.4HB滤波器的FPGA实现本章小结第10章SERDES技术专题10.1高速数据连接功能10.1.1高速数据传输10.1.2Xilinx公司高速连接功能的解决方案10.2实现吉比特高速串行I/O的相关技术10.2.1吉比特高速串行I/O的特点和应用10.2.2吉比特串行I/O系统的组成10.2.3吉比特串行I/O的设计要点10.3Rocket I/O收发器原理与开发10.3.1Rocket I/O硬核组成与工作原理10.3.2GTP硬核组成与工作原理10.3.3GTP Wizard开发实例10.4PCIExpress G1端点接口设计10.4.1PCI Express G1技术10.4.2Xilinx PCI Express G1端点模块10.4.3PCI Express G1端点接口实例解读本章小结
更多>>软件截图
推荐软件
其他版本下载
精品推荐
相关文章
下载地址Android版iPhone版Mac版iPad版
  • Xilinx FPGA开发实用教程第2版 pdf高清完整版

查看所有评论>>网友评论
发表评论 (您的评论需要经过审核才能显示) 网友粉丝QQ群号:203046401 查看所有0条评论>>
更多>>猜你喜欢